什麼是高阻輸入,調音臺中的高阻,低阻輸入分別是什麼意思

時間 2025-06-01 13:40:08

1樓:海水變甜水

一般指音訊訊號(麥克風等)輸入時的阻抗匹配,輸出阻抗大於輸入阻抗為高阻抗輸入,反之,為低阻抗輸入。

2樓:愛笑的天宇

高阻態電路 指的是電路的一種輸出狀態也就叫做高阻輸入,既不是高電平也不是低電平,如果高阻態再輸入下一級電路的話,對下級電路無任何影響,和沒接一樣,如果用萬用表測的話有可能是高電平也有可能是低電平。

高阻態是乙個數位電路里常見的術語,指的是電路的一種輸出狀態,既不是高電平也不是低電平,如果高阻態再輸入下一級電路的話,對下級電路無任何影響,和沒接一樣,如果用萬用表測的話有可能是高電平也喚拍有可能是低電平,隨它後面接的東西定。

高阻態的實質:

電路分析時高阻態可做開路理解。你可以把它看作輸出(輸入)電阻非常大。他的極限可以認為懸空。

也就是說理論上高阻態不是懸空,它是對地或對電源電阻極大的狀態。而實際應用上與引腳的懸空幾乎是一樣的。

高阻態的意義:

當閘電路的輸出上拉管導通而下拉管截止時,輸出為高電平;反之就是低電平;如上拉管和下拉管都截止時,輸出端就相當於浮空(沒有電流流動),其電平隨外部電平高低而定,即該門電咐鏈畢路放棄對輸出端電路的控制 。

高阻 簡言之就是 輸入輸出電阻都相當大,相當於隔離狀態。處在高阻態的三態門是與匯流排隔離開的,這樣匯流排可以同時被其他電路佔用。

高阻:從邏輯器件內部電路結構來說,就是其輸出電阻很大,該狀態即不是高電衡芹平,也不是低電平。當三態門處於高阻態時,無論該門的輸入如何變化,都不會對其輸出有貢獻。

調音臺中的高阻,低阻輸入分別是什麼意思

3樓:life不是

就是高音阻抗,低音阻抗,相當於高切和低切,因為如果話筒是用不著整個頻段的,可以切除一些頻段降低噪音。

高阻輸入級是什麼意思

4樓:網友

輸入級是放大器的第一級。要求它的輸入阻抗是高阻抗。實現高輸入阻抗可以用射極跟隨器。

cc2430裡面的高阻輸入和上下拉輸入是什麼概念?有什麼區別?

5樓:網友

高阻輸入就是斷路 上下拉輸入就是 當引腳配置為輸入時 當沒有輸入時 引腳電平為高就是上拉 引腳電平為低就是下拉。

6樓:網友

不懂這方面的東西。

看了資料,有兩種模式(高阻輸入和開漏模式)都可以做ad口,這兩種模式區別是什麼?選哪種好呢?謝謝

7樓:網友

高阻輸入相當於懸空,ad輸入,io選擇為高阻輸入模式較好。

51微控制器io口分別設定為高阻輸入和開漏輸出有什麼區別,哪個狀態下是沒有電流流入微控制器的?

8樓:

區別就是乙個是輸入,另乙個是輸出。那乙個狀態下都可能會有電流流入微控制器,只是大小的區別。高阻輸入時無論高低電平都很小(一般幾個微安量級);開漏輸出時高電平與前面一樣,低電平由外部上拉電阻決定。

9樓:相忘江湖

高阻輸入用於作輸入腳,基本沒有電流流入。輸出驅動電路有多種形式,開漏也是其中一種,輸出0時為低電平,輸出1時為高阻狀態。開漏輸出有2個好處,1你可以設計適合自己的電流驅動能力,驅動led、喇叭時很有效;2你可以提高輸出高電位電壓值,如通過電阻接12v,你的高電平就是12v了。

10樓:老張講科技

這種問題是要結合硬體的,這麼問是沒結果的。

微控制器引腳如何實現高阻輸入?

11樓:amd百夫長

一、通過加驅動器實現了。

二、如果是傳統的51微控制器(例如at89s52),p0口可以實現高阻。

p0口內部和p1-p3口的內部結構不同,它的內部上拉fet只有在它作為外部儲存器匯流排的時候才能開啟,如果做普通io口,那麼讓p0口輸出1,外部又沒有接上拉電阻的話,那麼p0口就是高阻(懸空)狀態。

三、換乙個埠狀態可程式設計修改的微控制器,將埠設為高阻即可。

12樓:駿馳飛車族

p1口有乙個上拉電阻。設定這個電阻的作用是保證邏輯正確。就是由於上拉電阻的存在造成的。

由於一直是高電平狀態,所以,微控制器對外部訊號的檢測以輸入低電平為主。的電壓可以通過運放放大後,再反相變為低電平有效的訊號就可以了。

13樓:網友

51微控制器的p1,p2,p3口是帶內部上拉電阻的,有波形輸入與沒波形輸入肯定是相差不大,你用p0口試試,p0口不帶內部上拉電阻的。

14樓:胡楊胖子

的振幅不足以判斷,可以通過運放(比如lm324)放大再輸入到引腳,引腳最好還根據情況接上拉或下拉電阻。

15樓:網友

微控制器匯流排有三態:高電平、低電平、高阻態,對應的引腳也應該有相應的狀態。什麼都不接時表高阻態,要得到高電平和低電平狀態,必須接上高低電平才行。

16樓:網友

51微控制器io口沒有高阻狀態吧。

你要讀入資料,先要把相應埠置1,如果是0就沒有波形了。

高阻相當於埠對於外部電路不存在,不能讀,也不能寫的。

比如:read_p10()

另外,125k的方波,如果沒有直流偏移,是正負波形的話,你直接測直流當然是接近為0。如果是用示波器測試的,看看峰值吧。

17樓:網友

振幅才,就是說最低的輸入是,它是被微控制器認為1。

所以可行的方案是你要對輸入訊號先處理,用電容把交流取出來然後再用三極體放大。

18樓:網友

肯定得把訊號放大。。。不然微控制器讀到的全是0

19樓:網友

要讀入 ,先把置1,使下拉管截至。

高阻態到底是什麼意思?

20樓:景田不是百歲山

高阻態是乙個數位電路里常見的術語,指的是電路的一種輸出狀態,既不是高電平也不是低電平,如果高阻態再輸入下一級電路的話,對下級電路無任何影響,和沒接一樣,如果用萬用表測的話有可能是高電平也有可能是低電平,隨它後面接的東西定的。

在電子學中,高阻態(英語:high impedance)表示電路中的某個節點具有相對電路中其他點相對更高的阻抗。這個概念在三態邏輯、上拉電阻中有所涉及。

在硬體描述語言(如verilog hdl和vhdl)中,高阻態通常用字母z來表示。

21樓:網友

簡單說,高阻態就是把沒用的電路,電阻設定為無窮大,隔離了。

比如spi匯流排上的各個器件通訊,當前器件要發資料,其他器件都是高阻態,意思是我發資料你們都別干涉,匯流排交給我來控制,上下拉我說了算。

22樓:網友

有高阻態,應該也有其它兩態噢,乙個低電平,乙個高電平,一般有高阻態的埠都用在匯流排上,因為匯流排要分時複用,也就是一會兒要用它,一會兒不用它,但是它又不能干擾其它的使用匯流排,所有高阻態就出現啦,用來隔開相當於斷開但又不是真的斷開。

23樓:儒雅的玫瑰念珠

拿我最近用的乙個ds18b20感測器說吧,它只有乙個匯流排,這條匯流排可作為輸入也可作為輸出,感測器和控制器連線,控制器向感測器寫資料好說,直接控制匯流排高低電平就行,但是感測器向控制器寫資料呢,匯流排的電平是高是低不知道(因為要寫的資料不知道),這時候就把匯流排設為高阻態,匯流排的高低電平就隨感測器控制了。

24樓:網友

用個很簡單的話告訴你,高阻態就是電阻很大,或者說是趨向無窮大。這樣理解是最好的。

什麼是高切流阻

123飯後娛樂 高切流阻是血液粘度的一種分類粘度指標。高切粘度值 相當於血液在大動脈中的流動速度。主要受紅細胞壓積和紅細胞變形性的影響,紅細胞壓積升高 紅胞細變形性的降低,會使高切粘度值升高。導致微迴圈障礙,紅細胞壽命縮短。高剪下率粘度 高切 這是血樣只有紅細胞變形而無紅細胞聚集,且一般而言,變形程...

什麼是傳統準雙向口,推輓輸出,高阻輸入,OPEN DRAIN

思念天涯 準雙向i o模式與標準80c51相比,雖然在內部結構上是不同的,但在用法上類同,比如要作為輸入時都必須先寫 1 置成高電平,然後才能去讀引腳的電平狀態。推輓輸出的特點是不論輸出高電平還是低電平都能驅動較大的電流,比如輸出高電平時可以直接點亮led 要串聯幾百歐限流電阻 而在準雙向i o模式...

高阻的本徵半導體材料和高阻的高度補償的半導體材料的區別是什麼

半導體材料 氧化鋅半導瓷 化學式 zno 基本概況 zno 氧化鋅 是一種新型的化合物半導體材料 一 寬禁帶 e 3 37ev 在常溫常壓下其是一種非常典型的直接寬禁半導體材料,穩定相是六方纖鋅礦結構,其禁頻寬度所對應紫外光波長,有希望能夠開發出藍綠光 藍光 紫外光等等多種發光器件。氧化鋅的能帶隙和...